http://mianbaoban-assets.oss-cn-shenzhen.aliyuncs.com/2020/5/u2EjYv.png

PCB设计中时钟电路晶振是非常重要的

PCB设计中时钟电路晶振是非常重要的

1,引脚尽量与芯片距离近,防止受到其他信号干扰。当然也防止它干扰别的线路,因为它是信号源。

2,尽量选择铁壳晶[……]

继续阅读

https://bbs.elecfans.com/data/attachment/forum/202012/25/150137y73p9o48ksp4h3u7.png.thumb.jpg

晶振能放置在PCB边缘么?(2)

晶振能放置在PCB边缘么?(2)

当晶振布置在PCB中间,或离PCB边缘较远时,晶振与参考接地板之间的电场分布示意图如下图4所示。当晶振布置在PCB中间,[……]

继续阅读

晶振能放置在PCB边缘么?(1)

晶振能放置在PCB边缘么?(1)

现象描述:某塑料外壳产品,带一根I/O电缆,在进行emc标准规定的辐射发射测试时发现辐射超标,具体频点是160MHz。需[……]

继续阅读

这里写图片描述

关于altium designer 差分布线

关于altium designer 差分布线

何为差分信号?通俗地说,就是驱动端发送两个等值、反相的信号,接收端通过比较这两个电压的差值来判断逻辑状态“0[……]

继续阅读

Allegro软件用PDF格式原理图快速抓模块

Allegro软件用PDF格式原理图快速抓模块

说明:将附件scr.rar里面的place.scr和move_16x.scr(注意:15.x的使用move[……]

继续阅读

AD转allegro不成功 咋办

AD转allegro不成功 咋办

看到网友的帖子,收藏学习一下:

我来分享一下自己的经验,AD转allegro功能是2014年才支持的,当时我装的应[……]

继续阅读

AD怎么转Allegro?

AD怎么转Allegro?

Allegro的兼容性是比较差,作为国内普及率最高的两个Layout软件,AD可以直接导入Allegro的文件,但是想在All[……]

继续阅读

Allegro快捷键-PCB环境

ORCAD Capture CIS 快捷键

ORCAD Capture CIS 快捷键

应用环境 快捷键 说明

============================================[……]

继续阅读

CADENCE生成生成netlist和元件清单

CADENCE生成生成netlist和元件清单

生成netlist步骤:

1 对原理图通篇检查,确认电气连接正确,逻辑功能正确,电源连接正确。[……]

继续阅读

Cadence原理图元件的替换与更新

Cadence原理图元件的替换与更新

有时要对原理图中某一个元件批量替换,或者给同一种元件统一添加属性值,这就要用到replace cache和updat[……]

继续阅读

Cadence原理图操作1

Cadence原理图操作1

在工程管理器中可以使用windows中常用的拖拽功能来进行复制移动文件。这种操作可以在设计与设计之间、设计与元件库之间、元件库[……]

继续阅读

初学CADENCE 从建工程开始

初学CADENCE 从建工程开始

对于Cadence,有人说,如果很少做高速板,建议用pads吧,毕竟学习起来相对容易。如果经常做高速板,建议还是选Cad[……]

继续阅读

在这里插入图片描述

Altium Designer转Cadence方法

Altium Designer转Cadence方法

从OrCAD Capture 17.2版本开始提供了Altium原理图文件和符号库的完整迁移转换方法。[……]

继续阅读